Národní úložiště šedé literatury Nalezeno 28 záznamů.  1 - 10dalšíkonec  přejít na záznam: Hledání trvalo 0.01 vteřin. 
Ovládání programovatelného analogového obvodu
Sobotka, Josef ; Hanák, Pavel (oponent) ; Vrba, Kamil (vedoucí práce)
Tato práce se zabývá návrhem ovládacího softwaru pro programovatelný analogový obvod nastavitelný prostřednictvím počítače přes sériové rozhraní a to jak pro počítač, tak pro programovací mikrokontrolér. Dále se zabývá analýzou vnitřní struktury programovatelného analogového obvodu, na kterou je dále ovládání navrženo, návrhem desky plošného spoje pro výsledné programovací a zkušební zařízení a měřením základních parametrů obvodu (přenosové a fázové frekvenční charakteristiky dílčích částí i celků).
Obvody pro tvarování svazku antény v pásmu L
Kalina, Ladislav ; Pítra, Kamil (oponent) ; Urbanec, Tomáš (vedoucí práce)
Tato práce se zaměřuje na návrh obvodů určených pro tvarování svazků (dále jen OTS) antén pasivního radaru. Ve své úvodní části postupně prochází základní teorii pasivních radarů a principy řízení svazků antén. Následně dochází k návrhu OTS na úrovni blokového schématu. Poté jsou vybrány obvody řídící amplitudu a fázi, včetně návrhu řídící komunikace. Následuje realizace IQ fázovacího článku a automatizované měření. Na základě vyhodnocení výsledků z měření je IQ fázovací článek upraven a je navržena DPS pro 2x2 OTS. Práce také obsahuje návrh ovládací aplikace v programu Matlab a návrh řídícího programu pro mikrokontrolér STM32F407VG.
Jádro obvodu FPGA pro zobrazení dat na monitoru prostřednictvím portu VGA
Pišl, Adam ; Kováč, Michal (oponent) ; Kubíček, Michal (vedoucí práce)
Cílem tohoto projektu, je předvést studii možného řešení způsobu ovládání a využití počítačového monitoru připojeného k portu typu VGA řízeného standardizovanými řídícími signály generovanými obvodem typu FPGA. Jedná se o jádro hradlového pole, které je poté možné použít jako součást složitějšího designu a využít jej například pro komfortnější uživa-telské rozhraní. Projekt obsahuje řešení základní části obvodu generující standardní řídící signály a zobrazující text zadaný v ASCII kódu prostřednictvím sériového portu.
Synthesis of the electronically reconfigurable frequency filters
Michalička, Filip ; Dvořák, Jan (oponent) ; Langhammer, Lukáš (vedoucí práce)
This diploma thesis deals with design of reconection-less electronically reconfigurable filter structures which have single input and single output using unconventional active elements, which have ability to adjust one of their parameter e.g. gain or transconductance. The first part describes basic parameters of frequency filters, the division of filters by frequency transfer response and used circuit elements, their operational modes, the principle of reconnection-less electronically reconfiguration and the circuit design method MUNV. Second part describes all active elements used in the proposal of filters, their properties and the implementation using existing transistor-level models. The third part contains the design of three reconnection-less electronically reconfigurable filters and the simulations results obtained from simulation programs OrCAD Capture and PSpice. The obtained results were compared with theoretical behaviour. This part also contains results of these analyses: sensitivity, parasitic, Monte Carlo and temperature to determine the behaviour in varied cases.
Aplikační možnosti programovatelného zesilovače LNVGA
Sobotka, Josef ; Hanák, Pavel (oponent) ; Jeřábek, Jan (vedoucí práce)
Tato práce se zabývá nejprve teoretickým popisem kvalitativních vlastností a parametrů některých moderních aktivních prvků, dále rozebírá teorii grafů signálových toků na úrovni použitelné pro následující metody návrhu kmitočtových filtrů. V práci je rovněž obecně rozebrána problematika obvodového simulátoru PSpice s teorií modelování napěťového a proudového zesilovače na 6-ti základních úrovních. Praktická část práce je rozdělena na dvě části. První část se věnuje návrhu čtyř úrovní simulačních modelů dílčích částí prvku LNVGA. Druhá praktická část práce obsahuje podrobné teoretické návrhy tří obvodových struktur realizujících kmitočtové filtry 2. řádu (na bázi základní OTA-C struktury) metodou grafů signálových toků s možností konfigurace jejich Q a fm na základě parametrů aktivních prvků v obvodové struktuře a jejich následné ověření připravenými úrovněmi modelu prvku LNVGA.
Grafický kontrolér pro obvody FPGA
Rolko, Maroš ; Bohrn, Marek (oponent) ; Pristach, Marián (vedoucí práce)
Táto diplomová práca sa zaoberá návrhom 2D grafického kontroléra pre obvody FPGA. Skladá sa z dvoch častí. V prvej fáze sa venuje rozboru 2D akcelerácie a rozhrania operačného systému Linux pre komunikáciu so zobrazovacími zariadeniami. Druhá časť obsahuje samotný návrh grafického kontroléra a jeho funkčnú implementáciu. Súčasťou práce je popis jednotlivých komponentov z ktorých sa kontrolér skladá a vyhodnotenie parametrov výslednej implementácie. Pre testovanie na konkrétom FPGA obvode je vytvorené testovacie zapojenie, pridávajúce podporu pre použité periférie a vytváranie testovacích dát.
VGA grabber pro FITkit
Lojda, Jakub ; Šimek, Václav (oponent) ; Vašíček, Zdeněk (vedoucí práce)
Práce pojednává o možnostech realizace VGA grabberu pro přípravek FITkit. Text je zaměřen na softwarové i hardwarové možnosti realizace. Úvod zavádí čtenáře do teorie dané problematiky. Následně práce uvádí několik možností realizace VGA grabberu a lehké zhodnocení variant. Druhá polovina práce je zaměřena na implementaci nejvýhodnější architektury VGA grabberu z uváděných variant a obsahuje stručné shrnutí poznatků o procesoru LPC4370 od firmy NXP a USB třídě UVC, na které je výsledná architektura založena. Závěr práce obsahuje stručné zhodnocení.
GPS pro výukovou HW/SW platformu
Pajgrt, Ondřej ; Bidlo, Michal (oponent) ; Fučík, Otto (vedoucí práce)
Práce se zabývá popisem spojení výukové platformy FITkit s GPS modulem. Seznámíme se v ní s problematikou systému GPS z teoretického i praktického hlediska, s výukovou platformou FITkit a jejím obecným využitím.Také podrobně popisuje spojení těchto dvou systémů ve spolupracující celek. Rozebírá též různé komunikační rozhraní a protokoly, které byly pro toto spojení využity. Ve druhé části práce je pak uveden postup zpracovávání dat od GPS modulu až po výsledné zobrazení na monitoru, samotná implementace aplikace a popis její obsluhy.
Rozšiřující rozhraní pro vývojové desky s obvody FPGA
Čáslavský, František ; Pavlík, Michal (oponent) ; Bohrn, Marek (vedoucí práce)
Předkládaná práce se zabývá návrhem rozšiřujících modulů pro vývojovou desku Spartan-3 Starter kit. Cílem práce je návrh modulů pro zvukový vstup a výstup a pro video vstup a výstup. Práce se zabývá rozborem možností připojení modulů, návrhem samostatných modulů, výběrem vhodných součástek pro výrobu, obvodovým návrhem, realizací prototypů, programového vybavení a uživatelské dokumentace. Tyto moduly budou využity ve výuce a přispějí k možnosti zabývat se programovacím jazykem VHDL více do hloubky.
VGA zobrazovací zařízení s mikrokontrolerem
Polášek, Jan ; Šebesta, Jiří (oponent) ; Fedra, Zbyněk (vedoucí práce)
Tato bakalářská práce se zabývá generováním obrazu formátu VGA pomocí mikrokontroleru. Je zaměřena na mikrokontrolery řady AVR od výrobce Atmel. Práce obsahuje popis rozhraní VGA, řeší jeho připojení na výstupní porty mikrokontroleru, je zde uvedeno kompletní schéma zapojení výrobku zobrazovacího zařízení s mikrokontrolerem Atmel ATmega324P, který jsem zkonstruoval při řešení práce.. Je zde rozebrán princip generování obrazu v mikrokontroleru, synchronizace obrazu pomocí interního čítače mikrokontroleru, vytváření jednoduchých grafických obrazů a textu a princip generování barevného obrazu. Podrobně je rozebráno vykreslování textu na monitoru a vytváření matice znaků pro vykreslování včetně zdrojového kódu pro mikrokontroler. Výsledkem této bakalářské práce je software pro mikrokontroler a funkční výrobek zobrazovacího zařízení.

Národní úložiště šedé literatury : Nalezeno 28 záznamů.   1 - 10dalšíkonec  přejít na záznam:
Chcete být upozorněni, pokud se objeví nové záznamy odpovídající tomuto dotazu?
Přihlásit se k odběru RSS.